Xilinx/XC7K480T-2FFG1156I/XC7K480T/IC BOM FPGA/інтегральна схема
Технічні характеристики
Атрибут продукту | Значення атрибута |
Виробник: | Xilinx |
Категорія продукту: | FPGA – програмована вентильна матриця |
RoHS: | Подробиці |
Серія: | XC7K480T |
Кількість логічних елементів: | 477760 LE |
Кількість входів/виходів: | 400 вводів/виводів |
Напруга живлення - Мін.: | 1 В |
Напруга живлення – Макс.: | 1 В |
Мінімальна робоча температура: | - 40 С |
Максимальна робоча температура: | + 100 С |
Швидкість передачі даних: | 12,5 Гбіт/с |
Кількість трансиверів: | 32 Трансивер |
Стиль монтажу: | SMD/SMT |
Пакет / футляр: | FCBGA-1156 |
Бренд: | Xilinx |
Розподілена оперативна пам'ять: | 6788 кбіт |
Вбудований блок оперативної пам'яті – EBR: | 34380 кбіт |
Максимальна робоча частота: | 640 МГц |
Чутливий до вологи: | Так |
Кількість блоків логічного масиву – LABs: | 37325 ЛАБ |
Робоча напруга живлення: | 1 В |
Тип продукту: | FPGA – програмована вентильна матриця |
Заводська упаковка Кількість: | 1 |
Підкатегорія: | Програмовані логічні мікросхеми |
Торгова назва: | Кінтекс |
Огляд FPGA XC7K480T-2FFG1156I
Загальний опис
ПЛІС серії Xilinx® 7 складається з чотирьох сімейств ПЛІС, які задовольняють повний спектр системних вимог, починаючи від низької вартості, малого форм-фактора, чутливих до вартості, великого обсягу додатків до надвисокої пропускної здатності підключення, логічної ємності та можливостей обробки сигналів для найвимогливіших високопродуктивних програм.ПЛІС серії 7 включають:
• Сімейство Spartan®-7: оптимізовано для низької вартості, мінімального енергоспоживання та високої продуктивності введення/виведення.Доступний у недорогій упаковці дуже малого форм-фактора для мінімального розміру друкованої плати.
• Сімейство Artix®-7: оптимізовано для додатків з низьким енергоспоживанням, що вимагають послідовних трансиверів і високої DSP і логічної пропускної здатності.Забезпечує найнижчу загальну вартість матеріалів для високопродуктивних і економічно чутливих програм.
• Сімейство Kintex®-7: оптимізовано для найкращого співвідношення ціна-продуктивність із покращенням у 2 рази порівняно з попереднім поколінням, створюючи новий клас FPGA.
• Сімейство Virtex®-7: оптимізовано для найвищої продуктивності та ємності системи з двократним підвищенням продуктивності системи.Пристрої з найвищими можливостями завдяки технології стекового кремнієвого з’єднання (SSI).
Створені на основі найсучаснішої, високопродуктивної, низької потужності (HPL), 28 нм, високоякісної технології металевих затворів (HKMG), FPGA 7 серії забезпечують неперевершене підвищення продуктивності системи з 2,9 Тб/ с пропускної здатності вводу-виводу, ємністю 2 мільйони логічних комірок і 5,3 TMAC/с DSP, споживаючи при цьому на 50% менше енергії, ніж пристрої попереднього покоління, щоб запропонувати повністю програмовану альтернативу ASSP і ASIC.
особливості
• Удосконалена високопродуктивна логіка FPGA, заснована на технології справжньої таблиці пошуку з 6 входами (LUT), яка налаштовується як розподілена пам'ять.
• Двопортова блочна оперативна пам'ять 36 Кб із вбудованою логікою FIFO для буферизації даних на чіпі.
• Високопродуктивна технологія SelectIO™ з підтримкою інтерфейсів DDR3 до 1866 Мбіт/с.
• Високошвидкісне послідовне підключення за допомогою вбудованих мультигігабітних трансиверів від 600 Мбіт/с до максимальних швидкостей від 6,6 Гбіт/с до 28,05 Гбіт/с, пропонуючи спеціальний режим низького енергоспоживання, оптимізований для інтерфейсів чіп-чіп .
• Настроюваний користувачем аналоговий інтерфейс (XADC), що включає подвійні 12-розрядні аналого-цифрові перетворювачі 1MSPS із вбудованими датчиками тепла та живлення.
• Фрагменти DSP з помножувачем 25 x 18, 48-бітним накопичувачем і попереднім суматором для високоефективної фільтрації, включаючи оптимізовану симетричну фільтрацію коефіцієнтів.
• Потужні плитки керування тактовим сигналом (CMT), що поєднують блоки фазового автопідстроювання частоти (PLL) і диспетчера тактового сигналу в змішаному режимі (MMCM) для високої точності та низького тремтіння.
• Інтегрований блок для PCI Express® (PCIe) для кінцевих точок і кореневих портів до x8 Gen3.
• Широкий вибір параметрів конфігурації, включаючи підтримку стандартної пам’яті, 256-бітове шифрування AES з автентифікацією HMAC/SHA-256 і вбудоване виявлення та виправлення SEU.
• Недороге фліп-чіп без кришки з дротовим зв’язком і фліп-чіп із високою цілісністю сигналу, що забезпечує легку міграцію між членами родини в одному пакеті.Усі пакети доступні у варіанті Pb, а окремі пакети – у варіанті Pb.
• Розроблено для високої продуктивності та найменшої потужності завдяки технологічному процесу 28 нм, HKMG, HPL, напругі ядра 1,0 В і опції напруги ядра 0,9 В для ще меншої потужності.
Xilinx FPGA (Field Programmable Gate Array) серії XC7K480T-2FFG1156I — це FPGA, Kintex-7, MMCM, PLL, 400 входів/виходів, 710 МГц, 477760 комірок, від 970 мВ до 1,03 В, FCBGA-1156, дивіться замінники та альтернативи з таблицями даних, акціями, цінами від авторизованих дистриб’юторів на FPGAkey.com, а також ви можете шукати інші продукти FPGA.
особливості
Удосконалена високопродуктивна логіка FPGA, заснована на реальній технології таблиці пошуку з 6 входами (LUT), яка налаштовується як розподілена пам'ять.
Двопортова блочна оперативна пам'ять на 36 Кб із вбудованою логікою FIFO для буферизації даних на чіпі.
Високопродуктивна технологія SelectIO з підтримкою інтерфейсів DDR3 до 1866 Мбіт/с.
Високошвидкісне послідовне підключення з вбудованими мультигігабітними трансиверами від 600 Мбіт/с до максимальних швидкостей від 6,6 Гбіт/с до 28,05 Гбіт/с, пропонуючи спеціальний режим низького споживання, оптимізований для інтерфейсів чіп-чіп.
Настроюваний користувачем аналоговий інтерфейс (XADC), що включає подвійні 12-розрядні аналого-цифрові перетворювачі 1MSPS із вбудованими датчиками тепла та живлення.
Фрагменти DSP з помножувачем 25 x 18, 48-бітним акумулятором і попереднім суматором для високопродуктивної фільтрації, включаючи оптимізовану симетричну фільтрацію коефіцієнтів.
Потужні плитки керування тактовим сигналом (CMT), що поєднують фазову автопідстройку частоти (PLL) і блоки диспетчера синхронізації змішаного режиму (MMCM) для високої точності та низького тремтіння.
Інтегрований блок для PCI Express (PCIe) для кінцевих точок і кореневих портів до x8 Gen3.
Широкий вибір параметрів конфігурації, включаючи підтримку стандартної пам’яті, 256-бітове шифрування AES з автентифікацією HMAC/SHA-256 і вбудоване виявлення та виправлення SEU.
Недороге фліп-чіп без кришки з дротовим з’єднанням і фліп-чіп із високою цілісністю сигналу забезпечує легку міграцію між членами родини в одному пакеті.Усі пакети доступні у варіанті Pb, а окремі пакети – у варіанті Pb.
Розроблений для високої продуктивності та найменшої потужності з 28 нм, процесом HKMG, HPL, технологічною технологією напруги ядра 1,0 В і варіантом напруги ядра 0,9 В для ще меншої потужності.