order_bg

продуктів

Нові оригінальні XQR17V16CC44V Spot Stock FPGA Field Programmable Gate Array Logic Ic Chip Integrated Circuits

Короткий опис:


Деталі продукту

Теги товарів

Технічні характеристики  
Категорія пам'яті ВИПУСКНИЙ БАЛ
Щільність 16777 кбіт
Кількість слів 2000 тис
Біт на слово 8 біт
Тип упаковки КЕРАМІКА, LCC-44
Шпильки 44
Логічна сім'я CMOS
Напруга живлення 3,3 В
Робоча температура Від -55 до 125 C (від -67 до 257 F)

Xilinx представляє високощільні конфігураційні PROM QPro™ XQR17V16 серії радіаційно-захищених QML, які забезпечують простий у використанні, економічно ефективний метод для зберігання великих бітових потоків конфігурації Xilinx FPGA.XQR17V16CC44V — це пристрій напругою 3,3 В з об’ємом пам’яті 16 Мб і може працювати як у послідовному, так і в байтовому режимі.для спрощеної блок-схеми архітектури пристрою XQR17V16.

Коли FPGA перебуває в режимі Master Serial, він генерує годинник конфігурації, який керує PROM.Через короткий час доступу після наростаючого фронту тактової частоти дані з’являються на вихідному контакті PROM DATA, який підключено до контакту DIN FPGA.FPGA генерує відповідну кількість тактових імпульсів для завершення конфігурації.Після налаштування він вимикає PROM.Коли FPGA перебуває в режимі Slave Serial, PROM і FPGA мають тактуватися вхідним сигналом.

Коли FPGA перебуває в режимі Master SelectMAP, він генерує годинник конфігурації, який керує PROM і FPGA.Після наростаючого фронту CCLK дані доступні на контактах PROM DATA (D0-D7).Дані будуть синхронізуватися в FPGA за наступним переднім фронтом CCLK.Коли FPGA перебуває в режимі Slave SelectMAP, PROM і FPGA повинні синхронізуватися вхідним сигналом.Для керування CCLK можна використовувати генератор вільного ходу.Кілька пристроїв можна об’єднати, використовуючи вихід CEO для управління входом CE наступного пристрою.Входи синхронізації та виходи DATA всіх PROM у цьому ланцюзі з’єднані між собою.Усі пристрої сумісні та можуть каскадно підключатися до інших членів родини.Для програмування пристрою програмне забезпечення Xilinx ISE Foundation або ISE WebPACK компілює файл дизайну FPGA у стандартний шістнадцятковий формат, який потім передається більшості комерційних програмістів PROM.

особливості
• Latch-Up Стійкість до LET >120 МеВ/см2/мг
• Гарантований TID 50 кРад (Si) за специфікацією 1019.5
• Виготовлений на епітаксіальній підкладці
• Ємність пам'яті 16 Мбіт
• Гарантована робота в повному військовому діапазоні температур: від –55°C до +125°C
• Одноразова програмована (OTP) постійна пам'ять, призначена для зберігання бітових потоків конфігурації пристроїв Xilinx FPGA
• Подвійні режими конфігурації
♦ Послідовна конфігурація (до 33 Мбіт/с)
♦ Паралельний (до 264 Мбіт/с при 33 МГц)
• Простий інтерфейс до Xilinx QPro FPGA
• Можливість каскадування для зберігання довших або кількох бітових потоків
• Програмована полярність скидання (активна висока або активна низька) для сумісності з різними рішеннями FPGA
• Малопотужний CMOS процес з плаваючим затвором
• Напруга живлення 3,3В
• Доступний у керамічних упаковках CK44 (1)
• Підтримка програмування провідними виробниками програматорів
• Підтримка проектування за допомогою програмних пакетів ISE Foundation або ISE WebPACK
• Гарантія збереження даних протягом 20 років
Програмування
Пристрої можна програмувати на програматорах, що постачаються Xilinx або кваліфікованими сторонніми постачальниками.Користувач повинен переконатися, що використовується відповідний алгоритм програмування та остання версія програмного забезпечення програміста.Неправильний вибір може назавжди пошкодити пристрій.
опис
• Latch-Up Стійкість до LET >120 МеВ/см2/мг
• Гарантований TID 50 кРад (Si) за специфікацією 1019.5
• Виготовлений на епітаксіальній підкладці
• Ємність пам'яті 16 Мбіт
• Гарантована робота в повному військовому діапазоні температур: від –55°C до +125°C
• Одноразова програмована (OTP) постійна пам'ять, призначена для зберігання бітових потоків конфігурації пристроїв Xilinx FPGA
• Подвійні режими конфігурації
♦ Послідовна конфігурація (до 33 Мбіт/с)
♦ Паралельний (до 264 Мбіт/с при 33 МГц)
• Простий інтерфейс до Xilinx QPro FPGA
• Можливість каскадування для зберігання довших або кількох бітових потоків
• Програмована полярність скидання (активна висока або активна
Низький) для сумісності з різними рішеннями FPGA
• Малопотужний CMOS процес з плаваючим затвором
• Напруга живлення 3,3В
• Доступний у керамічних упаковках CK44 (1)
• Підтримка програмування провідним програмістом
виробників
• Підтримка проектування за допомогою ISE Foundation або ISE
Пакети програм WebPACK
• Гарантія збереження даних протягом 20 років


  • Попередній:
  • далі:

  • Напишіть своє повідомлення тут і надішліть його нам