order_bg

продуктів

DS90UB914ATRHSRQ1 Оригінальний абсолютно новий QFN DS90UB914ATRHSRQ1 з продавцем ПОВТОРНО ПІДТВЕРДИТИ пропозиції

Короткий опис:

Пристрій DS90UB914A-Q1 пропонує інтерфейс FPD-Link III з високошвидкісним прямим каналом і двонаправленим каналом керування для передачі даних по одному коаксіальному кабелю або диференціальній парі.Пристрій DS90UB914A-Q1 містить диференціальну сигналізацію як на високошвидкісному прямому каналі, так і на двонаправленому каналі керування.Десеріалізатор призначений для підключення між зображеннями та відеопроцесорами в ECU (електронному блоці керування).Цей пристрій ідеально підходить для керування відеоданими, що вимагають глибину пікселя до 12 біт плюс два сигнали синхронізації разом із двонаправленою шиною каналу керування.


Деталі продукту

Теги товарів

Атрибути продукту

ТИП ОПИС ВИБРАТИ
Категорія Інтегральні схеми (ІС)

Інтерфейс

Серіалізатори, десеріалізатори

 

 

 

Виробник Texas Instruments  
Серія Автомобільний, AEC-Q100  
Пакет Стрічка та котушка (TR)

Відрізана стрічка (CT)

Digi-Reel®

 

 

 

Статус продукту Активний  
функція Десеріалізатор  
Швидкість передачі даних 1,4 Гбіт/с  
Тип введення FPD-Link III, LVDS  
Тип виводу LVCMOS  
Кількість входів 1  
Кількість виходів 12  
Напруга - живлення 1,71 В ~ 3,6 В  
Робоча температура -40°C ~ 105°C (TA)  
Тип монтажу Поверхневий монтаж  
Пакет / футляр 48-WFQFN Відкрита накладка  
Пакет пристроїв постачальника 48-WQFN (7x7)  
Базовий номер продукту DS90UB914  
SPQ 1000 шт  

 

Серіалізатор/десеріалізатор (SerDes) — це пара функціональних блоків, які зазвичай використовуються у високошвидкісному зв’язку для компенсації обмеженого введення/виведення.Ці блоки перетворюють дані між послідовними даними та паралельними інтерфейсами в кожному напрямку.Термін «SerDes» загалом відноситься до інтерфейсів, які використовуються в різних технологіях і програмах.Основним використанням SerDes є забезпечення передачі даних по одній лінії або aдиференціальна паращоб мінімізувати кількість контактів вводу/виводу та з’єднань.

 

Основна функція SerDes складається з двох функціональних блоків: блоку паралельного вхідного послідовного виходу (PISO) (він же конвертер з паралельного в послідовний) і блоку послідовного вхідного паралельного виходу (SIPO) (він же конвертер з послідовного в паралельний).Існує 4 різні архітектури SerDes: (1) SerDes паралельного тактового сигналу, (2) SerDes вбудованого тактового сигналу, (3) SerDes 8b/10b, (4) SerDes із чергуванням бітів.

Блок PISO (паралельний вхід, послідовний вихід) зазвичай має паралельний вхід синхронізації, набір ліній введення даних і засувки вхідних даних.Він може використовувати внутрішній або зовнішнійфазовий автопідстроювання частоти (PLL)щоб помножити вхідний паралельний тактовий сигнал на послідовну частоту.Найпростішою формою PISO є одинарнийрегістр зсувуякий отримує паралельні дані один раз за паралельний такт і зсуває їх із вищою частотою послідовного такту.Реалізації також можуть використовувати aподвійна буферизаціязареєструватися, щоб уникнутиметастабільністьпід час передачі даних між доменами синхронізації.

Блок SIPO (послідовний вхід, паралельний вихід) зазвичай має вихід тактового сигналу прийому, набір вихідних ліній даних і засувки вихідних даних.Отриманий годинник, можливо, було відновлено з даних послідовним портомвідновлення годинникатехніка.Однак SerDes, які не передають тактовий сигнал, використовують еталонний тактовий сигнал для фіксації PLL на правильній частоті передачі, уникаючи низькихгармонічні частотиприсутній впотік даних.Потім блок SIPO ділить вхідний тактовий сигнал до паралельної швидкості.Реалізації зазвичай мають два регістри, з’єднані як подвійний буфер.Один регістр використовується для синхронізації послідовного потоку, а інший використовується для зберігання даних для повільнішої, паралельної сторони.

Деякі типи SerDe включають блоки кодування/декодування.Метою цього кодування/декодування зазвичай є встановлення принаймні статистичних обмежень на швидкість переходів сигналу, щоб полегшитивідновлення годинникав приймач, надаватиобрамлення, і забезпечитиБаланс постійного струму.

Функції для DS90UB914A-Q1

  • Підходить для автомобільних додатків AEC-Q10025-МГц до 100-МГц Підтримка вхідних пікселів
    • Температурний рівень пристрою 2: діапазон робочих температур навколишнього середовища від –40 ℃ до +105 ℃
    • Пристрій HBM ESD класифікації рівня ±8kV
    • Пристрій CDM ESD класифікації рівня C6
  • Програмоване корисне навантаження даних: безперервний канал двонаправленого інтерфейсу керування з низькою затримкою з підтримкою I2C на 400 кГц
    • 10-бітне корисне навантаження до 100 МГц
    • 12-бітне корисне навантаження до 75 МГц
  • Мультиплексор 2:1 для вибору між двома вхідними зображеннями
  • Здатність приймати більше 15-метрових коаксіальних або 20-метрових екранованих кабелів витої пари
  • Надійна робота Power-Over-Coaxial (PoC).
  • Еквалайзер прийому автоматично адаптується до змін втрат у кабелі
  • Звітний PIN-код LOCK і функція діагностики @SPEED BIST для перевірки цілісності посилання
  • Одинарний блок живлення на 1,8-В
  • Відповідає стандартам ISO 10605 і IEC 61000-4-2 ESD
  • Пом'якшення електромагнітних перешкод і електромагнітної сумісності за допомогою програмованого розширення спектра (SSCG) і вихідних сигналів приймача в шаховому порядку

Опис для DS90UB914A-Q1

Пристрій DS90UB914A-Q1 пропонує інтерфейс FPD-Link III з високошвидкісним прямим каналом і двонаправленим каналом керування для передачі даних по одному коаксіальному кабелю або диференціальній парі.Пристрій DS90UB914A-Q1 містить диференціальну сигналізацію як на високошвидкісному прямому каналі, так і на двонаправленому каналі керування.Десеріалізатор призначений для підключення між зображеннями та відеопроцесорами в ECU (електронному блоці керування).Цей пристрій ідеально підходить для керування відеоданими, що вимагають глибину пікселя до 12 біт плюс два сигнали синхронізації разом із двонаправленою шиною каналу керування.

Десеріалізатор має мультиплексор, який дозволяє вибирати між двома вхідними зображеннями, по одному активному.Основний відеотранспорт перетворює 10-бітні або 12-бітні дані в один високошвидкісний послідовний потік разом з окремим двонаправленим транспортним каналом керування з низькою затримкою, який приймає керуючу інформацію від порту I2C і не залежить від періоду гасіння відео.

Використання вбудованої технології синхронізації TI дозволяє здійснювати прозорий повнодуплексний зв’язок по одній диференціальній парі, що передає інформацію про асиметричний двонаправлений канал керування.Цей єдиний послідовний потік спрощує передачу широкої шини даних через траси друкованої плати та кабель, усуваючи проблеми перекосу між паралельними даними та тактовими шляхами.Це значно економить вартість системи за рахунок звуження шляхів передачі даних, що, у свою чергу, зменшує шари друкованої плати, ширину кабелю, розмір роз’єму та контакти.Крім того, входи Deserializer забезпечують адаптивне вирівнювання для компенсації втрат від медіа на великих відстанях.Внутрішнє кодування/декодування зі збалансованим постійним струмом використовується для підтримки з’єднань зі зв’язком змінного струму.


  • Попередній:
  • далі:

  • Напишіть своє повідомлення тут і надішліть його нам