LCMXO2-256HC-4TG100C Оригінал і новий з конкурентоспроможною ціною в наявності Постачальник мікросхем
Атрибути продукту
Pbfree код | Так |
Кодекс RoHS | Так |
Код життєвого циклу частини | Активний |
Виробник IHS | LATTICE SEMICONDUCTOR CORP |
Код пакета частини | QFP |
Опис упаковки | LFQFP, |
Кількість пінів | 100 |
Кодекс відповідності Reach | сумісний |
Код ECCN | EAR99 |
Код HTS | 8542.39.00.01 |
Виробник Samacsys | Гратчастий напівпровідник |
Додаткова функція | ТАКОЖ ПРАЦЮЄ ПРИ НОМІНАЛЬНІЙ НАПРУГІ ЖИВЛЕННЯ 3,3 В |
Код JESD-30 | S-PQFP-G100 |
Код JESD-609 | e3 |
Довжина | 14 мм |
Рівень чутливості до вологи | 3 |
Кількість виділених входів | |
Кількість ліній введення/виведення | |
Кількість входів | 55 |
Кількість виходів | 55 |
Кількість терміналів | 100 |
Робоча температура-макс | 85 °C |
Робоча температура-мін | |
організація | 0 ВИДІЛЕНИХ ВХОДІВ, 0 ВВ/ВИВІД |
Вихідна функція | ЗМІШАНИЙ |
Матеріал корпусу упаковки | ПЛАСТИК/ЕПОКСИДА |
Код пакета | LFQFP |
Код еквівалентності пакета | TQFP100,.63SQ |
Форма упаковки | МАЙДАН |
Стиль упаковки | ПЛОСКИЙ РАК, НИЗЬКИЙ ПРОФІЛЬ, МАЛИЙ КОР |
Спосіб упаковки | ЛОТОК |
Пікова температура оплавлення (Cel) | 260 |
Джерела живлення | 2,5/3,3 В |
Тип програмованої логіки | FLASH PLD |
Затримка поширення | 7,36 нс |
Кваліфікаційний статус | Не кваліфікований |
Максимальна висота сидіння | 1,6 мм |
Напруга живлення-макс | 3,462 В |
Напруга живлення-мін | 2,375 В |
Напруга живлення-Ном | 2,5 В |
Поверхневий монтаж | ТАК |
Температурний клас | ІНШИЙ |
Термінальна обробка | Матове олово (Sn) |
Термінальна форма | КРИЛО ЧАЙКИ |
Крок терміналу | 0,5 мм |
Термінальна позиція | КВАДР |
Час при піковій температурі оплавлення, макс. (с) | 30 |
Ширина | 14 мм |
Ознайомлення з продуктом
Комплексний програмований логічний пристрій (CPLD) — це спеціальна інтегральна схема (ASIC) в інтегральній схемі LSI (Large Scale Integrated Circuit).Він підходить для проектування цифрової системи з інтенсивним керуванням, а його керування затримкою є зручним.CPLD є одним із найшвидше зростаючих пристроїв в інтегральних схемах.
Компоненти CPLD
CPLD - це складний програмований логічний пристрій великого масштабу та складної структури, який належить до ряду великомасштабнихінтегральні схеми.
CPLD складається з п’яти основних частин: блок логічного масиву, блок макросу, розширений термін продукту, програмований дротовий масив і блок керування вводом/виводом.
1. Блок логічного масиву (LAB)
Блок логічного масиву складається з масиву з 16 макрокомірок, а кілька LABS з’єднані між собою за допомогою програмованого масиву (PIA) і глобальної шини.
2. Макро блок
Макроблок серії MAX7000 складається з трьох функціональних блоків: логічного масиву, матриці вибору продукту та програмованого регістра.
3. Збільшений термін експлуатації товару
Один член продукту кожної макрокомірок може бути зворотно відправлений назад до логічного масиву.
4. Програмована провідна матриця PIA
Кожен LAB може бути підключений для формування необхідної логіки через програмований дротовий масив.Ця глобальна шина є програмованим каналом, який може підключити будь-яке джерело сигналу в пристрої до місця призначення.
5. Блок керування введенням/виведенням
Блок керування вводом/виводом дозволяє індивідуально налаштувати кожен контакт вводу/виводу для введення/виведення та двонаправленої роботи.
Порівняння CPLD і FPGA
Хоча обидваFPGAіCPLDє програмованими ASIC пристроями і мають багато загальних характеристик, через відмінності в структурі CPLD і FPGA вони мають свої особливості:
1.CPLD більше підходить для завершення різноманітних алгоритмів і комбінаторної логіки, а FP GA більше підходить для завершення послідовної логіки.Іншими словами, FPGA більше підходить для багатофункціональної тригерної структури, тоді як CPLD більше підходить для тригерної обмеженої та багатофункціональної структури.
2. Структура безперервної маршрутизації CPLD визначає, що її затримка синхронізації є рівномірною та передбачуваною, тоді як структура сегментованої маршрутизації FPGA визначає її непередбачуваність затримки.
3.FPGA має більшу гнучкість у програмуванні, ніж CPLD.CPLD програмується шляхом зміни логічної функції за допомогою фіксованої внутрішньої схеми з’єднання, тоді як FPGA програмується шляхом зміни проводки внутрішнього з’єднання.FP GA можна запрограмувати під логічний вентиль, тоді як CPLD програмується під логічний блок.
4. Інтеграція FPGA вища, ніж CPLD, і вона має більш складну структуру проводки та логічну реалізацію.
5. CPLD більш зручний у використанні, ніж FPGA.Програмування CPLD за допомогою технології E2PROM або FASTFLASH, відсутність зовнішньої мікросхеми пам'яті, простий у використанні.Однак інформацію про програмування FPGA потрібно зберігати у зовнішній пам’яті, а метод використання є складним.
6. CPLDS є швидшими, ніж FPgas, і мають кращу передбачуваність часу.Це пояснюється тим, що FPGas є програмуванням на рівні воріт і розподілені взаємозв’язки застосовуються між CLBS, тоді як CPLDS є програмуванням на рівні логічних блоків і взаємозв’язки між їхніми логічними блоками згруповані.
7. У способі програмування CPLD в основному базується на програмуванні E2PROM або FLASH-пам'яті, час програмування до 10 000 разів, перевага полягає в тому, що після вимкнення живлення системи інформація про програмування не втрачається.CPLD можна розділити на дві категорії: програмування на програматорі та програмування в системі.Більшість FPGA базується на програмуванні SRAM, інформація про програмування втрачається, коли систему вимикають, і дані програмування потрібно записувати назад у SRAM ззовні пристрою кожного разу, коли він увімкнений.Його перевага полягає в тому, що його можна запрограмувати в будь-який час і швидко запрограмувати в роботі, щоб досягти динамічної конфігурації на рівні плати та системному рівні.
8. Конфіденційність CPLD хороша, конфіденційність FPGA погана.
9. Загалом енергоспоживання CPLD більше, ніж у FPGA, і чим вищий ступінь інтеграції, тим очевидніше.